Diseño de un regulador con rechazo a variaciones de la fuente de alimentación

Autores/as

  • Héctor Iván Gómez Ortiz Fundación Universitaria de San Gil, UNISANGIL
  • Francisco Angarita C. Fundación Universitaria de San Gil, UNISANGIL
  • Carlos Andres Neira T. Fundación Universitaria de San Gil, UNISANGIL

Palabras clave:

Regulador de baja caída (LDO), rechazo a variaciones de la fuente (PSR), voltaje de referencia

Resumen

Este artículo contiene el diseño de un regulador de tensión lineal de baja caída con rechazo a variaciones de la fuente de alimentación. El regulador utiliza una técnica de cancelación de rizado para reducir las variaciones de la fuente de suministro, cuyas características son presentadas en este documento. Dicho diseño fue realizado con las herramientas del software SYNOPSYS, simulador adquirido por Unisangil; para éste se trabajó con una tecnología de 90 nanómetros. El regulador está compuesto por un voltaje de referencia, un amplificador de error, el transistor de potencia, resistencias de retroalimentación y capacitancia de compensación. Se trabajó con una tensión de alimentación de 1,4V, y un voltaje regulado de 1,2V. Las simulaciones resultado muestran que el regulador siempre es estable sin importar variaciones de carga o de línea; también se muestra gráficamente el PSRR sin carga de -49,9 dB para una frecuencia de 100kHz y con carga de 25mA el PSRR -27 dB para una frecuencia 100kHz.

##submission.additionalFiles##

Publicado

2013-12-19

Número

Sección

Investigación científica y tecnológica